高速・低電力AD変換器における抵抗ラダーの歪自動補正技術 (集積回路 デザインガイア2013 : VLSI設計の新しい大地)

記事を表すアイコン

高速・低電力AD変換器における抵抗ラダーの歪自動補正技術

(集積回路 デザインガイア2013 : VLSI設計の新しい大地)

国立国会図書館請求記号
Z16-940
国立国会図書館書誌ID
025086906
資料種別
記事
著者
吉村 渉ほか
出版者
東京 : 電子情報通信学会
出版年
2013-11
資料形態
掲載誌名
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報 113(323):2013.11.27・28
掲載ページ
p.1-6
すべて見る

書誌情報

この資料の詳細や典拠(同じ主題の資料を指すキーワード、著者名)等を確認できます。

資料種別
記事
著者・編者
吉村 渉
大畠 賢一
並列タイトル等
Automatic distortion compensation technique in resistor ladder for high-speed and low-power ADC
タイトル(掲載誌)
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報
巻号年月日等(掲載誌)
113(323):2013.11.27・28
掲載巻
113
掲載号
323