サイドチャネル攻撃耐性を持つIO-Masked Dual-Rail ROMに統合可能なPUF回路の検討と設計 (集積回路 デザインガイア2013 : VLSI設計の新しい大地)

記事を表すアイコン

サイドチャネル攻撃耐性を持つIO-Masked Dual-Rail ROMに統合可能なPUF回路の検討と設計

(集積回路 デザインガイア2013 : VLSI設計の新しい大地)

国立国会図書館請求記号
Z16-940
国立国会図書館書誌ID
025086998
資料種別
記事
著者
西村 隆志ほか
出版者
東京 : 電子情報通信学会
出版年
2013-11
資料形態
掲載誌名
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報 113(323):2013.11.27・28
掲載ページ
p.25-30
すべて見る

書誌情報

この資料の詳細や典拠(同じ主題の資料を指すキーワード、著者名)等を確認できます。

資料種別
記事
著者・編者
西村 隆志
菅谷 周平
竹内 章浩 他
並列タイトル等
Design and study of PUF Circuit using IO-Masked Dual-Rail ROM with Resistance against Side-Channel Attacks
タイトル(掲載誌)
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報
巻号年月日等(掲載誌)
113(323):2013.11.27・28
掲載巻
113
掲載号
323