国立国会図書館サーチ(NDL SEARCH)
検索を開く
メニューを開く
検索
ヘルプ
ログイン
ヘルプ
ログイン
雑誌
電子情報通信学会技術研究報告 : 信学技報
巻号
118(452)-118(461):2019.2.22-2019.3.1 (Web掲載118(453-454),118(456).118(459-460))
記事
意味的領域分割のため...
意味的領域分割のための全畳み込み深層学習のFPGA実装 (VLSI設計技術)
記事を表すアイコン
意味的領域分割のための全畳み込み深層学習のFPGA実装
(VLSI設計技術)
国立国会図書館請求記号
Z16-940
国立国会図書館書誌ID
029575836
資料種別
記事
著者
下田 将之ほか
出版者
東京 : 電子情報通信学会
出版年
2019
資料形態
紙
掲載誌名
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報 118(457):2019.2.27-3.2
掲載ページ
p.1-6
すべて見る
書誌情報
この資料の詳細や典拠(同じ主題の資料を指すキーワード、著者名)等を確認できます。
書誌情報を出力
紙
資料種別
記事
タイトル
意味的領域分割のための全畳み込み深層学習のFPGA実装
著者・編者
下田 将之
佐田 悠生
中原 啓貴
シリーズタイトル
VLSI設計技術
著者標目
下田 将之
佐田 悠生
中原 啓貴
並列タイトル等
FPGA Implementation of Fully Convolutional Network for Semantic Segmentation
タイトル(掲載誌)
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報
巻号年月日等(掲載誌)
118(457):2019.2.27-3.2
掲載巻
118
掲載号
457
掲載ページ
1-6
掲載年月日(W3CDTF)
2019
ISSN(掲載誌)
0913-5685
ISSN-L(掲載誌)
0913-5685
出版事項(掲載誌)
東京 : 電子情報通信学会
出版地(国名コード)
JP
本文の言語コード
jpn
件名標目
FPGA
全畳み込みニューラルネットワーク
意味的領域分割
Fully Convolutional Network
Sparse Neural Network
Semantic Segmentation
NDLC
ZN33
対象利用者
一般
レポート番号(雑誌記事)
VLD2018-93
所蔵機関
国立国会図書館
請求記号
Z16-940
連携機関・データベース
国立国会図書館 : 国立国会図書館雑誌記事索引
https://ndlsearch.ndl.go.jp
書誌ID(NDLBibID)
029575836
http://id.ndl.go.jp/bib/029575836
整理区分コード
632
もっと見る