3D Cell Structure for Low Power and High Performance DRAM; FCAT (Fin-Channel-Array Transistor) (2004 Asia-Pacific Workshop on Fundamentals and Applicat ion of Advanced Semiconductor Devices (AWAD 2004))

記事を表すアイコン

3D Cell Structure for Low Power and High Performance DRAM; FCAT (Fin-Channel-Array Transistor)

(2004 Asia-Pacific Workshop on Fundamentals and Applicat ion of Advanced Semiconductor Devices (AWAD 2004))

国立国会図書館請求記号
Z16-940
国立国会図書館書誌ID
7036696
資料種別
記事
著者
Jong-Wook Leeほか
出版者
東京 : 電子情報通信学会
出版年
2004-06-30
資料形態
掲載誌名
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報 104(152) 2004.6.30
掲載ページ
p.7~12
すべて見る

書誌情報

この資料の詳細や典拠(同じ主題の資料を指すキーワード、著者名)等を確認できます。

資料種別
記事
著者・編者
Jong-Wook Lee
Deok-Hyung Lee
Yu-Gyun Shin 他
タイトル(掲載誌)
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報
巻号年月日等(掲載誌)
104(152) 2004.6.30
掲載巻
104
掲載号
152
掲載ページ
7~12