並列タイトル等Research of low-energy and highly functional reconfigurable memory systems
一般注記出版タイプ: VoR
本研究では、性能向上・低電力消費を両立するメモリシステムアーキテクチャを提案し、シミュレーションによる評価、およびFPGA を利用したハードウェア実装による評価を行ってきた。提案手法は、メモリコントローラによる演算機能による高速化、キャッシュハードウェアによるデータ圧縮および専用命令を使用した各種ソフトウェア制御によるキャッシュの低消費電力化であり、評価結果により一定の効果が確認できた。 : In this research, we have proposed memory architecture that achieves both high performance and low energy consumption, and evaluated it by simulation and actual hardware implementation. The proposed techniques consist of acceleration by functions in a memory controller and energy reduction of cache memories by hardware data compression and software control with special instructions. We confirmed a certain amount of effectiveness from evaluation.
若手研究(B)
研究期間:2008~2010
課題番号:20700045
研究者番号:20333445
研究分野:計算機アーキテクチャ
科研費の分科・細目:情報学・計算機システム・ネットワーク
identifier:https://dspace.jaist.ac.jp/dspace/handle/10119/9792
連携機関・データベース国立情報学研究所 : 学術機関リポジトリデータベース(IRDB)(機関リポジトリ)
提供元機関・データベース北陸先端科学技術大学院大学 : JAIST学術研究成果リポジトリ