β展開に基づくAD変換器のルックアップテーブル除去によるデジタル回路部の面積削減 (VLSI設計技術 ; デザインガイア2017 : VLSI設計の新しい大地)

Icons representing 記事

β展開に基づくAD変換器のルックアップテーブル除去によるデジタル回路部の面積削減

(VLSI設計技術 ; デザインガイア2017 : VLSI設計の新しい大地)

Call No. (NDL)
Z16-940
Bibliographic ID of National Diet Library
028699520
Material type
記事
Author
進藤 佑司ほか
Publisher
東京 : 電子情報通信学会
Publication date
2017-11
Material Format
Paper
Journal name
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報 117(273):2017.11.6-8
Publication Page
p.101-104
View All

Bibliographic Record

You can check the details of this material, its authority (keywords that refer to materials on the same subject, author's name, etc.), etc.

Paper

Material Type
記事
Author/Editor
進藤 佑司
瀬戸 謙修
傘 昊
Alternative Title
Area Reduction of Digital Circuit Part in Analog-to-Digital Converter Based on (β-Expansion by Eliminating Look-Up Table
Periodical title
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報
No. or year of volume/issue
117(273):2017.11.6-8
Volume
117
Issue
273