博士論文

A study on timing-driven placement and routing algorithms in VLSI layout design

博士論文を表すアイコン
表紙は所蔵館によって異なることがあります ヘルプページへのリンク

A study on timing-driven placement and routing algorithms in VLSI layout design

国立国会図書館請求記号
UT51-99-D538
国立国会図書館書誌ID
000000333006
国立国会図書館永続的識別子
info:ndljp/pid/3147815
資料種別
博士論文
著者
小出哲士 [著]
出版者
-
出版年
-
資料形態
紙・デジタル
ページ数・大きさ等
-
授与大学名・学位
広島大学,博士 (工学)
すべて見る

資料に関する注記

一般注記:

博士論文

書店で探す

障害者向け資料で読む

目次

  • Abstract

    p5

  • Acknowledgments

    p7

  • Table of Contents

    p9

  • List of Figures

    p13

  • List of Tables

    p17

障害者向け資料で読む

書誌情報

この資料の詳細や典拠(同じ主題の資料を指すキーワード、著者名)等を確認できます。

デジタル

資料種別
博士論文
著者・編者
小出哲士 [著]
著者標目
小出, 哲士 コイデ, テツシ
並列タイトル等
VLSIレイアウト設計におけるタイミングドリブン配置・配線アルゴリズムに関する研究 VLSI レイアウト セッケイ ニ オケル タイミング ドリブン ハイチ ハイセン アルゴリズム ニ カンスル ケンキュウ
授与機関名
広島大学
授与年月日
平成10年1月8日
授与年月日(W3CDTF)
1998
報告番号
乙第3033号
学位
博士 (工学)