Jump to main content
博士論文

A study on timing-driven placement and routing algorithms in VLSI layout design

Icons representing 博士論文
The cover of this title could differ from library to library. Link to Help Page

A study on timing-driven placement and routing algorithms in VLSI layout design

Call No. (NDL)
UT51-99-D538
Bibliographic ID of National Diet Library
000000333006
Persistent ID (NDL)
info:ndljp/pid/3147815
Material type
博士論文
Author
小出哲士 [著]
Publisher
-
Publication date
-
Material Format
Paper・Digital
Capacity, size, etc.
-
Name of awarding university/degree
広島大学,博士 (工学)
View All

Notes on use

Note (General):

博士論文

Table of Contents

Provided by:国立国会図書館デジタルコレクションLink to Help Page
  • Abstract

    p5

  • Acknowledgments

    p7

  • Table of Contents

    p9

  • List of Figures

    p13

  • List of Tables

    p17

Read in Disability Resources

Bibliographic Record

You can check the details of this material, its authority (keywords that refer to materials on the same subject, author's name, etc.), etc.

Paper Digital

Material Type
博士論文
Author/Editor
小出哲士 [著]
Author Heading
小出, 哲士 コイデ, テツシ
Alternative Title
VLSIレイアウト設計におけるタイミングドリブン配置・配線アルゴリズムに関する研究 VLSI レイアウト セッケイ ニ オケル タイミング ドリブン ハイチ ハイセン アルゴリズム ニ カンスル ケンキュウ
Degree grantor/type
広島大学
Date Granted
平成10年1月8日
Date Granted (W3CDTF)
1998
Dissertation Number
乙第3033号
Degree Type
博士 (工学)