博士論文

Design and Implementation of Hardware Accelerators with Multi-Level Parallelization and Application-Oriented Data Layout

Icons representing 博士論文
The cover of this title could differ from library to library. Link to Help Page

Design and Implementation of Hardware Accelerators with Multi-Level Parallelization and Application-Oriented Data Layout

Persistent ID (NDL)
info:ndljp/pid/11362251
Material type
博士論文
Author
小泉, 賢一
Publisher
-
Publication date
2018-03-22
Material Format
Digital
Capacity, size, etc.
-
Name of awarding university/degree
University of Tokyo(東京大学),博士(情報理工学)
View All

Notes on use at the National Diet Library

Notes on use

Note (General):

学位の種別: 課程博士審査委員会委員 : (主査)東京大学教授 稲葉 雅幸, 東京大学教授 須田 礼仁, 東京大学教授 五十嵐 健夫, 東京大学教授 山西 健司, 東京大学准教授 稲葉 真理, 東京大学講師 中山 英樹

Table of Contents

  • 2020-01-15 再収集

  • 2020-01-15 再収集

  • 2020-01-15 再収集

Bibliographic Record

You can check the details of this material, its authority (keywords that refer to materials on the same subject, author's name, etc.), etc.

Digital

Material Type
博士論文
Author/Editor
小泉, 賢一
Publication Date
2018-03-22
Publication Date (W3CDTF)
2018-03-22
Alternative Title
マルチレベル並列化とアプリケーション指向データレイアウトを用いるハードウェアアクセラレータの設計と実装
Degree grantor/type
University of Tokyo(東京大学)
Date Granted
2018-03-22
Date Granted (W3CDTF)
2018-03-22
Dissertation Number
甲第35219号